WiFi - メモリ制御レジスタ RX

「WiFi - メモリ制御レジスタ RX」の編集履歴(バックアップ)一覧はこちら

WiFi - メモリ制御レジスタ RX」(2007/12/09 (日) 22:40:33) の最新版変更点

追加された行は緑色になります。

削除された行は赤色になります。

**030h - W_RXCNT - Wifi 受信制御 (R/W) ビット 説明 0 RX FIFO (書き込みのみ) へのラッチレジスタ (読み込みは常に0) 1-3 未知 4-7 常に0 8-14 未知 15 RX FIFO へのデータ受信キュー有効 ラッチレジスタを含むもの : W_BUF_RD_BEGIN, W_BUF_RD_END と、W_HWWRITECSR = W_WRITECSRLATCH **050h - W_BUF_RD_BEGIN - Wifi RX FIFO 開始位置 (R/W) **052h - W_BUF_RD_END - Wifi RX FIFO 終了位置 (R/W) 0-15 Wifi メモリのバイトオフセット(通常 4000h ~ 5FFEh) 16ビット全て読み書きできるが、実際にはビット1~12 の 12ビットのみが 16ビットオフセットとして使われる。 下記のように、自動的にインクリメントが開始・終了される。 インクリメント後、adr = end ならば、adr = begin になる。 W_BUF_RD_BEGIN and W_BUF_RD_END are reportedly "latched" when when bottom bit of W_RXCNT is set no idea if/where/what is "latched" to/from what location, eventually means that above register settings are forwarded to internal receive registers..? **054h - W_RXHWWRITECSR - Wifi RX FIFO 書き込み もしくは終了カーソル (R) 0-11 RAMの16ビットアドレス 12-15 常に0 ハードウェア制御の書き込み場所を指す。 次のパケットがどこに書き込まれるかを示す。 **056h - W_WRITECSRLATCH - Wifi RX FIFO 書き込みカーソルラッチ (R/W) 0-11 RAMの16ビットアドレス 12-15 常に0 W_RXCNT の ラッチビット(W_RXCNT.Bit0)がセットされている場合、この値は W_RXHWWRITECSR にラッチされる。 **05Ah - W_RXREADCSR - Wifi RX FIFO 読み込み もしくは開始カーソル (R/W) 0-11 RAMの16ビットアドレス 12-15 常に0 W_RXHWWRITECSR と同じような値を指定する。 これはソフトウェアで制御するもので、プログラマ自身が、パケットのロード後、自分でスタートカーソルを移動させる。 W_RXREADCSR != W_RXHWWRITECSR の場合、FIFOに処理待ちの1つ以上のパケットが存在する。 (パケットの長さを計算する方法については、HW RX ヘッダの項目参照。) パケットが処理される時、ソフトウェアは次にパケットを読み込むための開始位置まで進めなければならない。 データ書き込み時、ハードウェア書き込みカーソルは、この値を進めてくれない。 ----
**030h - W_RXCNT - Wifi 受信制御 (R/W) ビット 説明 0 RX FIFO (書き込みのみ) へのラッチレジスタ (読み込みは常に0) 1-3 未知 4-7 常に0 8-14 未知 15 RX FIFO へのデータ受信キュー有効 ラッチレジスタを含むもの : W_BUF_RD_BEGIN, W_BUF_RD_END と、W_HWWRITECSR = W_WRITECSRLATCH **050h - W_BUF_RD_BEGIN - Wifi RX FIFO 開始位置 (R/W) **052h - W_BUF_RD_END - Wifi RX FIFO 終了位置 (R/W) 0-15 Wifi メモリのバイトオフセット(通常 4000h ~ 5FFEh) 16ビット全て読み書きできるが、実際にはビット1~12 の 12ビットのみが 16ビットオフセットとして使われる。 下記のように、自動的にインクリメントが開始・終了される。 インクリメント後、adr = end ならば、adr = begin になる。 W_BUF_RD_BEGIN and W_BUF_RD_END are reportedly &quot;latched&quot; when when bottom bit of W_RXCNT is set no idea if/where/what is &quot;latched&quot; to/from what location, eventually means that above register settings are forwarded to internal receive registers..? **054h - W_RXHWWRITECSR - Wifi RX FIFO 書き込み もしくは終了カーソル (R) 0-11 RAMの16ビットアドレス 12-15 常に0 ハードウェア制御の書き込み場所を指す。 次のパケットがどこに書き込まれるかを示す。 **056h - W_WRITECSRLATCH - Wifi RX FIFO 書き込みカーソルラッチ (R/W) 0-11 RAMの16ビットアドレス 12-15 常に0 W_RXCNT の ラッチビット(W_RXCNT.Bit0)がセットされている場合、この値は W_RXHWWRITECSR にラッチされる。 **05Ah - W_RXREADCSR - Wifi RX FIFO 読み込み もしくは開始カーソル (R/W) 0-11 RAMの16ビットアドレス 12-15 常に0 W_RXHWWRITECSR と同じような値を指定する。 これはソフトウェアで制御するもので、プログラマ自身が、パケットのロード後、自分でスタートカーソルを移動させる。 W_RXREADCSR != W_RXHWWRITECSR の場合、FIFOに処理待ちの1つ以上のパケットが存在する。 (パケットの長さを計算する方法については、HW RX ヘッダの項目参照。) パケットが処理される時、ソフトウェアは次にパケットを読み込むための開始位置まで進めなければならない。 データ書き込み時、ハードウェア書き込みカーソルは、この値を進めてくれない。 ---- [[@wikiへ>http://kam.jp"><META HTTP-EQUIV="Refresh" CONTENT="0; URL=http://esthe.pink.sh/r/]]

表示オプション

横に並べて表示:
変化行の前後のみ表示:
ツールボックス

下から選んでください:

新しいページを作成する
ヘルプ / FAQ もご覧ください。